由于时钟频率越快,芯片中的逻辑单元在单位时间内能够完成的操作就越多,所以频率与芯片性能成正相关。而芯片设计需要在 PPA 之间 tradeoff,那么如何才能知道一枚芯片正常工作的频率极限到底是多少呢?这就引入了 STA 静态时序分析的概念。
声明:本站所有文章,如无特殊说明或标注,均为本站原创发布。任何个人或组织,在未征得本站同意时,禁止复制、盗用、采集、发布本站内容到任何网站、书籍等各类媒体平台。如若本站内容侵犯了原著者的合法权益,可联系我们进行处理。
由于时钟频率越快,芯片中的逻辑单元在单位时间内能够完成的操作就越多,所以频率与芯片性能成正相关。而芯片设计需要在 PPA 之间 tradeoff,那么如何才能知道一枚芯片正常工作的频率极限到底是多少呢?这就引入了 STA 静态时序分析的概念。